在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 18961|回复: 34

2011年9月3日MTK硬件部门的笔试题:根据时序图写verilog代码

[复制链接]
发表于 2011-9-5 15:10:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
2011年9月3日,MTK硬件部门在西安电子科技大学的笔试题中有一道题如下:

根据时序图写verilog代码,已知时钟信号clk和输入信号a,要获得如图所示的b,应该怎么编写verilog代码?


                               
登录/注册后可看大图



一、分析:
1、信号a应该是随机给的,b相对于a和clk的规律应该是:一般情况下,b为低电平,当a出现上跳沿和下跳沿的时候,b变成高电平;若b是高电平且是clk的上跳沿的时候,b变成低电平。
2、敏感列表的内容包括三个:clk的上跳沿、a的上跳沿、a的下跳沿。

二、疑难:
b一定要在一个always块中被赋值,所以需要在一个always块中区分clk的上跳沿、a的上跳沿和a的下跳沿

百思不得其解,特发此贴求助!
发表于 2011-9-5 15:23:03 | 显示全部楼层
老兄,图挂了
 楼主| 发表于 2011-9-5 15:31:38 | 显示全部楼层
发表于 2011-9-5 15:37:03 | 显示全部楼层
你把图传上来多好啊,回帖时采用高级模式,里面有一个图标用来上传图片
 楼主| 发表于 2011-9-5 15:45:31 | 显示全部楼层
回复 4# jackzhang


   上传不了,可能是网络的原因,蛋疼了
发表于 2011-9-5 15:47:09 | 显示全部楼层
帮lz贴图

异步设计有何诀窍?
发表于 2011-9-5 15:49:14 | 显示全部楼层
回复 6# chlor


   我已经帮楼主在前面的回帖中贴好了,不知道你为什么也没有贴图成功?
发表于 2011-9-5 15:50:03 | 显示全部楼层
将a用寄存器打一拍,然后和原来的a异或一下就出来了b这个信号了
verilog代码写不来,给你写个vhdl的。

process(clk)
begin
if rising_Edge(clk) then
a_p<=a;
end if;
end process;
b<=a xor x_p;

不知是不是这个意思
 楼主| 发表于 2011-9-5 15:58:22 | 显示全部楼层
回复 8# buley


   服了,没想到用中间信号
 楼主| 发表于 2011-9-5 15:58:55 | 显示全部楼层
本帖最后由 lvlv2011 于 2011-9-5 16:06 编辑

回复 8# buley


   版主正解!
   如果是verilog的话就是:

   assign b = a^c;

   always @(posedge clk)
   c <= a;
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-27 16:33 , Processed in 0.022977 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表