在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4674|回复: 12

[求助] 如何消除输出由于不同位0,1跳变带来的中间值?

[复制链接]
发表于 2011-6-1 17:02:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
比如说一个简单的累加器,步长为1当输出从01变为10时,就会产生中间值11。除了我们常说的格雷码来消除以外,请问能从电路结构上消除吗?
PS:自己试了在输出再加一级寄存器,发现也不行。还是会出现中间值11。
tt.jpg
发表于 2011-6-1 17:33:44 | 显示全部楼层
能消除吗?怎样不去取这个错误的值才是重点吧!
发表于 2011-6-1 21:05:05 | 显示全部楼层
回复 2# asyou


    此乃正解,楼主何不换个思路!
发表于 2011-6-1 21:34:20 | 显示全部楼层
要看你的代码设计,为什么会在这里出现这个值??
发表于 2011-6-2 08:27:47 | 显示全部楼层
同步设计,寄存器就过滤掉这个毛刺了呀。
 楼主| 发表于 2011-6-2 19:02:46 | 显示全部楼层
 楼主| 发表于 2011-6-2 19:03:26 | 显示全部楼层


同步设计,寄存器就过滤掉这个毛刺了呀。
timyang8292 发表于 2011-6-2 08:27




   你的意思是加两级寄存器吗?我试试
发表于 2011-6-2 20:23:16 | 显示全部楼层
如果你的波形图上那个不断01翻转的信号是clock的话,
这样的中间值根本没关系啊,因为根本不会被clock采到。
 楼主| 发表于 2011-6-2 20:32:25 | 显示全部楼层


如果你的波形图上那个不断01翻转的信号是clock的话,
这样的中间值根本没关系啊,因为根本不会被clock采到 ...
orlye 发表于 2011-6-2 20:23




   呃,这个图片是一个简单的64位计数器的时序仿真图。由于计数器采用的是二进制计数,所以会产生中间值这种毛刺。这个东西很影响设计性能的。
发表于 2011-6-10 15:17:43 | 显示全部楼层
不可避免的,因为你们每bit走的path的延迟不可能完全一致的,
但是对于同步逻辑来说没影响啊。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-1 15:15 , Processed in 0.031781 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表