在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4672|回复: 5

[求助] 对于上升沿和下降沿的疑惑

[复制链接]
发表于 2010-10-14 11:38:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一个verilog的教程里说,z->0是下降沿,z->1是上升沿

可是,D触发器的CP信号,我怎么感觉输入z和输入1是一个效果呢?

6f470395eb1e294e7bf48089.gif
sk2_clip_image004_0002.jpg

D触发器由几个与非门组成,,而与非门的输入端又是二极管
二极管输入端为高电平和高阻态的效果不是一样的么?

想了很久没想明白
在Google里查了n久没查到什么东西,,,只好来问了
发表于 2010-10-14 12:03:08 | 显示全部楼层
我的理解是,书上说的是逻辑层面的边沿变化,就是针对变量的九值逻辑,而下面说的D触发器则是电路层面的,就是说具体实现上的高阻态,可能不一定是一个东西。
发表于 2010-10-14 15:57:57 | 显示全部楼层
于上升沿和下降沿的
发表于 2010-10-14 16:17:09 | 显示全部楼层
我觉得你说的是仿真的时候的变化,跟硬件电路是不相关。
发表于 2010-10-14 16:51:09 | 显示全部楼层
tmpfileinfo = this->list.at(this->m_bookList->getoffset()+0);
发表于 2010-10-18 11:04:22 | 显示全部楼层



正解,z->0 和 z->1 只是纯语法或者说纯仿真的问题,仿真时的定义
实际硬件电路,如果是CMOS输入的话,不允许输入端出现Z状态;
如果是TTL电路,如图的话,Z和1是一样的,没有边沿的改变
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-28 19:16 , Processed in 0.026161 second(s), 12 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表