在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 123807|回复: 478

[转]几道analog面试题

[复制链接]
发表于 2007-3-28 21:51:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
都是些纯技术的问题,关于op-amp的。

1. 比较三种结构:a. 2-stage op-amp (active load, class-A output stage); b.
telescopic op-amp; 3. folded-cascode op-amp。3者各有什么优缺点。

2. 设计普通的2-stage op-amp,是第一级还是第二级的gain比较的大?为什么?

3. 普通的2-stage op-amp,如果没有任何freq compensation,那么那个是dominant
pole?哪个是secondary pole。请解释为什么会是这样(就是说,你要是说第一级输出
是dominant,那么好,解释一下为什么它是dominant;反之亦然。)

4. Miller compensation一般是怎么work的?通过Miller compensation,原先的
dominant pole现在怎么样?secondary pole现在怎么样?为什么会出现这样的情况(
我们都知道Miller是pole splitting,让低频的pole更低,让高频率的更高。你要回答
的是为什么会这样?不是单单从公式的角度)?

5. Noise,对于一个input pair来说,是PMOS or NMOS 的noise更好,请解释主要是什
么东西引起的。如果降低noise,gm需要减少还是增加?

6. offset,对于一个普通的2-stage op-amp,有哪些offset (input diff pair,
output of the 1st stage, etc),在这些offset中,哪些是有major影响的,它们各自
的影响分别是什么?
发表于 2007-3-29 09:24:45 | 显示全部楼层
强烈要求附上答案!!
发表于 2007-3-29 09:33:15 | 显示全部楼层
好帖啊!
很基础,很扎实的问题
发表于 2007-3-29 11:55:00 | 显示全部楼层
呵呵,好帖
真的是玩基本功了。
 楼主| 发表于 2007-3-29 19:32:16 | 显示全部楼层
1. 2 stage opamp need compensation, but has best swing, worst power
telescopic has lowest power, worst swing, but can not short output to input.
folded cascode uses more power than telescopic, a little better swing, can
short output to input, better input common mode range

2. stage1>stage2 for low noise

3. stage1(if the CL is in the pF range, the miller effect can be ignored)

4. the cap seen from input is amplified to  (1+A)*Cgd. Miller compensation makes dominant pole lower and secondary pole higher

5. if the difference  in the Nwell,1/f noise of MOSFET can be written as:Vg^2=K/(W*L*Cox*f)
   For PMOS, K factor is smaller than that of NMOS.
发表于 2007-3-30 16:37:50 | 显示全部楼层
本帖最后由 fuyibin 于 2010-9-26 15:41 编辑

这些答案其实在拉扎维的书上都可以找到
哎,当年灿叔上课的时候没有好好的听,认真的学
现在想来,追悔莫及啊
magicdog回答的很好,令人佩服
补充一点个人的观点:
第4问:主极点内移是由于MILLER EFFECT,第二极点外移是因为
MILLER电容和输出管形成了一条高频通路,在高频时降低了输出
节点的阻抗,当然极点也会相应的往高频方向移动!
第5问:1/f噪声主要是MOS管栅氧化层与沟道(硅)的界面处的悬挂键,以及杂质/掺杂离子等引起的,记得以前做MOS C-V实验画低频/高频曲线,就是奇怪/诡异的曲线产生,
PMOS由于是Buried channel,而且it's carrier is hole instead of electron,所以噪声会小一点吧(也许是因为空穴有效质量比电子大一点吧,不易被干扰,这是我猜的 )
第6问:我觉得OFFSET失调电压主要是由于输入管的Vth失调导致的,
一般MOS的Vos在几mV很正常,还有就是可能电流镜的误差,器件的失配,干扰源的位置
等等,反正Layout时要对称对称再对称!
 楼主| 发表于 2007-3-30 17:30:17 | 显示全部楼层


原帖由 fuyibin 于 2007-3-30 16:37 发表
这些答案其实在拉扎维的书上都可以找到
哎,当年灿叔上课的时候没有好好的听,认真的学
现在想来,追悔莫及啊
magicdog回答的很好,令人佩服
补充一点个人的观点:
第4问:主极点内移是由于MILLER EFFECT,第二极 ...




fuyibin是西交大的?
那界的啊?

[ 本帖最后由 magicdog 于 2007-3-31 12:52 编辑 ]
发表于 2007-3-31 15:57:57 | 显示全部楼层
西交的牛人~ 在这里很活跃嘛
发表于 2007-3-31 18:39:40 | 显示全部楼层

noise在设计中非常重要?

好几道noise的题目,noise在实际产品中设计时非常重要?
上课时老师把这章都直接跳过了
发表于 2007-3-31 19:27:01 | 显示全部楼层
很深刻,看来基础很重要
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 00:08 , Processed in 0.020749 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表