在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2213|回复: 2

求教,综合方面问题,谢谢!

[复制链接]
发表于 2007-10-5 11:56:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠,想问一下在用VERILOG编写代码时,如果在代码中分别同时在组合逻辑和时序逻辑中使用时钟信号,是否会对以后综合有影响.代码示例如下:
           always@(posedge clk )
                                         data<=tmp;
                                 always@(clk or rd)
                                          tmp=din;
 另外还想问一下在综合后产生有:检测到 a timing loop  的警告,并说为了打破timing loop ,禁止了某些元件间的连线.
我不知道出现这样的问题是由什么原因产生的,该怎么解决呢? 肯请各位路过的大侠指点一下,谢谢.
发表于 2007-10-7 18:00:04 | 显示全部楼层


原帖由 mprc 于 2007-10-5 11:56 发表
各位大侠,想问一下在用VERILOG编写代码时,如果在代码中分别同时在组合逻辑和时序逻辑中使用时钟信号,是否会对以后综合有影响.代码示例如下:
           always@(posedge clk )
       ...


always@(posedge clk )
        data<=tmp;
你上面的代码会综合为一个触发器,没有问题,但下面的这段代码就不好理解了:
always@(clk or rd)
        tmp=din;
单从仿真的角度推测:只要clk或者rd一个有变化(注意仅仅是有变化)din的值将存入tmp中,这个逻辑就算能实现,也是需要通过反馈来保持din的值(当clk和rd没有变化时),而且这种“存储”逻辑不是一个标准的锁存器,是一种异步时序逻辑,目前工具做综合和时序分析对于这种异步的反馈环的处理的是不完善的,可能综合出来的逻辑与原本意图不符合,所以建议思考换一种思路实现你的设计,最好使用全同步设计!


发表于 2007-10-8 09:47:22 | 显示全部楼层
不错, 分析得有道理



原帖由 karnizhu 于 2007-10-7 18:00 发表

always@(posedge clk )
        data<=tmp;
你上面的代码会综合为一个触发器,没有问题,但下面的这段代码就不好理解了:
always@(clk or rd)
        tmp=din;
单从仿真的角度推测:只要clk或者rd一 ...

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 23:46 , Processed in 0.018557 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表