在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2339|回复: 1

加PAD综合后路径膨胀问题

[复制链接]
发表于 2007-8-29 21:42:17 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在有一个设计,不加pad综合,DC分析结果是8ns,PT分析结果8.1ns,差不多。
但是加了PAD再综合,对内核设置了set_dont_touch,且只是一遍编译综合。
综合以后,DC分析的时延还是8ns,正常,PT分析时延膨胀到了9ns,Slack=-0.8。且膨胀的路径
根本没道理,是一条寄存器到寄存器的内部路径,且非原来的最关键路径。
这是怎么回事啊?求赐教。
发表于 2007-8-31 10:48:31 | 显示全部楼层
有没有可能是因为在PT的环境中,standcell库的条件和PAD库的条件不一样?
猜测。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 06:46 , Processed in 0.013171 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表