在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1889|回复: 0

[原创] 例说FPGA连载24:FX2(USB 2.0)外设子板设计

[复制链接]
发表于 2016-8-24 17:27:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
例说FPGA连载24FX2(USB 2.0)外设子板设计

特权同学,版权所有

配套例程和更多资料下载链接:

http://pan.baidu.com/s/1c0nf6Qc

1.jpg


SF-FX2子板的实物照片如图2.41所示。

2.jpg

2.41 SF-FX2子板实物照片

FX2(CY7C68013)是一款集成8051单片机的灵活的USB2.0控制器,其带宽可以接近USB2.0标称的480Mbps。

FX2的内部功能框图如图2.42所示。从图中不难看出,8051实际上并不直接参与USB数据的实际传输,而只是做一些基本的配置。从GPIF(或SlaveFIFO)接口传输的数据,在FX2内部传到了RAM中进行缓存,并且可以直接送到USB2.0的phy中传输给USB设备。

3.jpg

2.42 FX2内部功能框图

SF-FX2子板和SF-VIP核心板需要进行连接的主要接口定义如表2.5所示。

2.5 SF-FX2子板连接引脚定义

名称

位置

功能描述

SLCLK[size=10.5000pt]

P2-19[size=10.5000pt]

FIFO读写时钟同步信号。[size=10.5000pt]

SLCS#[size=10.5000pt]

P2-16[size=10.5000pt]

FIFO片选信号,低电平有效。[size=10.5000pt]

SLOE#[size=10.5000pt]

P2-14[size=10.5000pt]

FIFO输出使能信号,低电平有效。[size=10.5000pt]

SLRD#[size=10.5000pt]

P2-26[size=10.5000pt]

FIFO读使能信号,低电平有效。[size=10.5000pt]

SLWR#[size=10.5000pt]

P2-27[size=10.5000pt]

FIFO写使能信号,低电平有效。[size=10.5000pt]

SLPKTEND#[size=10.5000pt]

P2-15[size=10.5000pt]

FIFO包结束信号。[size=10.5000pt]

SLFLAGA[size=10.5000pt]

P2-13[size=10.5000pt]

FIFO读空标志位,低电平有效。[size=10.5000pt]

SLD0[size=10.5000pt]

P2-5[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD1[size=10.5000pt]

P2-6[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD2[size=10.5000pt]

P2-7[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD3[size=10.5000pt]

P2-8[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD4[size=10.5000pt]

P2-9[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD5[size=10.5000pt]

P2-10[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD6[size=10.5000pt]

P2-11[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD7[size=10.5000pt]

P2-12[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD8[size=10.5000pt]

P2-17[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD9[size=10.5000pt]

P2-18[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD10[size=10.5000pt]

P2-20[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD11[size=10.5000pt]

P2-21[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD12[size=10.5000pt]

P2-22[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD13[size=10.5000pt]

P2-23[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD14[size=10.5000pt]

P2-24[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLD15[size=10.5000pt]

P2-25[size=10.5000pt]

FIFO数据总线。[size=10.5000pt]

SLA0[size=10.5000pt]

P3-5[size=10.5000pt]

FIFO地址。[size=10.5000pt]

SLA1[size=10.5000pt]

P3-3[size=10.5000pt]

FIFO地址。[size=10.5000pt]

SLFLAGB[size=10.5000pt]

P3-7[size=10.5000pt]

FIFO写满标志位,低电平有效。[size=10.5000pt]





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 15:54 , Processed in 0.018435 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表