在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3742|回复: 8

[求助] assign d=a&b&c;a和b都是高电平,当c由1变为0时,d可能有毛刺吗

[复制链接]
发表于 2016-6-1 18:57:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
assign d=a&b&c;a和b都是高电平,当c由1变为0时,d可能有毛刺吗?

怎么判断一个组合逻辑有没有毛刺?
发表于 2016-6-1 21:02:44 | 显示全部楼层
不可能。
要结合具体功能看。
比如说a=1,b=1,c=0,现在b变成0、c变成1同时发生了,那d可能会有毛刺。
发表于 2016-6-2 09:18:25 | 显示全部楼层
组合逻辑肯定会存在毛刺的,保证a,b,c都是寄存器输出,然后d也送到同时钟域寄存器的输入端。
发表于 2016-6-2 10:12:59 | 显示全部楼层
一般情况下,这种不会出现毛刺;
组合逻辑产生毛刺,主要源于多个信号在某个时刻同时变化,
而这个时刻又不是绝对的同时,
所以会产生毛刺。
不知道我的理解是否正确;其实和2楼说的差不多。
发表于 2016-6-2 11:47:52 | 显示全部楼层
学习学习。
发表于 2016-6-2 13:20:53 | 显示全部楼层
回复 1# dyytx

如果只有c从1变成0, ab度不变,那应该没有干扰脉冲。

实际情况往往是c变0时, a b也有变化,由于到与门的时间不一样,就极易产生竞争。
发表于 2016-6-3 00:31:27 | 显示全部楼层
只有一个信号发生变化,怎么产生毛刺?
发表于 2016-6-3 15:24:38 | 显示全部楼层
曾经书上说卡诺图可以看会不会存在毛刺的风险,于是我左一个圈,右一个圈,但现在还圈在里面晕着的。
现在还是用最笨的办法,就像2楼说的,如果c变为1比b变为0早那么0.0000000000001秒,就有毛刺了,反之,就没有毛刺,那么综合起来,他还是有出现毛刺的风险。
对于复杂的组合逻辑,有一个假设:一定会出现竞争冒险。
另外,还有一个假设:前面一个假设基本成立。
发表于 2016-6-5 13:30:31 | 显示全部楼层
可以把毛刺认为一种不稳定状态,这个逻辑中估计只会产生一个延时,把这种延时当做一种不稳定状态就可以了,没必要纠结毛刺
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-30 05:46 , Processed in 0.023154 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表