|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 suifengpiaoyang 于 2015-5-21 16:21 编辑
04277856.pdf
(1.44 MB, 下载次数: 206 )
说下我对这篇文章的疑惑,
由于输出端滤波电容很大,所以主极点应该是在输出端。由于这一极点随负载电流变化范围很大,比如从1uA-200mA时,极点变化好几个数量级,所以需要频率补偿,防止满载时带宽的扩展引入过多的寄生极点。
于是作者利用cascode-miller补偿方式,这一补偿方法按照我对miller补偿的理解,应该是在EA的输出端引入了一个极点,但是在作者的环路函数中,主极点却是RoutCout+Gmp*Rout*Cc*Rea_out,从这一表达式来看,好像是miler电容miller到了输出端而不是我理解的EA输出端
由于第一次设计,指标不多。设计目标:Iout=50mA,Cout=1uf(ESR=40m ohm),vin:2.7~5V ,I_q<20uA
功率管:W/L=40k um/0.75um
(设计过程的遇到的问题在后面讨论中更新) |
|