在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 3995|回复: 11

[求助] 请教大神们,下降沿触发的逻辑电路该怎么实现?

[复制链接]
发表于 2015-4-24 09:18:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
第一路的下降沿为输出信号的起点,第二路信号的下降沿为输出信号的终点,实在想不出该用什么电路元件实现,该怎么实现输出信号,求大神指点~(输出的信号上升沿和下降沿要求很快,只有十几个ns) 捕获.JPG
发表于 2015-4-25 23:07:48 | 显示全部楼层
用JK or D FFT
发表于 2015-4-26 06:18:09 | 显示全部楼层
回复 1# 320070921971


            reg                reg_a, reg_b;
        wire                reg_rst;
       
        always @ ( negedge s_a or posedge reg_rst )
        if ( ~ reg_rst )
                reg_a <= 0;
        else
                reg_a <= 1;
               
        always @ ( negedge s_b or posedge reg_rst )
        if ( ~reg_rst )
                reg_b <= 0;
        else
                reg_b <= 1;
               
        assign reg_rst = reg_a & reg_b;
       
        assign out = reg_a & ~ reg_b;
 楼主| 发表于 2015-4-26 13:01:32 | 显示全部楼层
回复 3# ddxx


    额,我是想用元器件怎么搭,不是逻辑代码。。。
发表于 2015-4-26 15:49:02 | 显示全部楼层
回复 4# 320070921971


    那上面不就是电路么?两个触发器,两个与门啊。
    只是不是图片方式描述的。
发表于 2015-4-26 20:02:10 | 显示全部楼层
very good
 楼主| 发表于 2015-4-26 20:50:41 | 显示全部楼层
回复 5# ddxx
好的,多谢,我好好研究一下大神的代码。。。
 楼主| 发表于 2015-4-26 20:51:53 | 显示全部楼层
回复 5# ddxx

要是通过这种方式实现了我的功能,就给大神你报喜!
发表于 2015-4-27 08:02:44 | 显示全部楼层
回复 8# 320070921971


    这个不是什么高深的逻辑,是最常见的鉴相器代码。lz可能是不熟悉吧。
 楼主| 发表于 2015-4-27 15:01:01 | 显示全部楼层
回复 9# ddxx


    额,不是数电出生,没怎么搞过触发器。。。上来就是直接学FPGA了,用触发器搭电路确实水平不行。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-28 06:28 , Processed in 0.030375 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表