在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3283|回复: 4

[求助] 什么是源同步接口?(图)

[复制链接]
发表于 2015-1-11 10:18:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
360截图20150111101858978.png ,图中,左侧两个寄存器中没有DATA1和DATA2啊
发表于 2015-1-11 12:40:52 | 显示全部楼层
Data信号是多bit的,时序图中的DATA1和DATA2表示Data中的两个bit
发表于 2015-1-11 23:47:44 | 显示全部楼层
源同步就是上游设备发送数据的的同时还发送时钟,且数据和时钟保持一定的相位关系,如相位对齐,那么下游数据就使用这个时钟才采样输入的数据。这就叫源同步

与之相应的是系统同步,就是一个外部时钟源同时给上下游两个设备供给时钟,上游设备用这个时钟发数据,下游设备用这个时钟采数据。

你看的应该是Xilinx的 timing closure,仔细看看图就能知道源同步和系统同步的区别
发表于 2015-1-20 11:33:04 | 显示全部楼层
也正在做一个系统,都是视频的60P的输入数据,而且多路。即148.5M随路时钟信号多路进来,fpga再给打到后端的多路dsp接收。为了减少时钟,采用主时钟50M通过dcm产生一个148.5M的时钟,来统一输出的时钟。之间用fifo隔离,现在的问题是,如何保证输出的148.5M跟fifo读出的data输出时满足需要的相位关系?能设置offsetout吗?用的是可怜的spartan3a。哪位高手解释下,谢谢。可以发到cfddesign@qq.com。谢谢。
发表于 2015-1-25 09:42:23 | 显示全部楼层
回复 4# coldhorse


   fifo读时钟和读的数据之间的相位关系应该是固定的吧
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-25 05:13 , Processed in 0.027317 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表