在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10072|回复: 20

[求助] 12bit SAR ADC 中电容阵列输出误差

[复制链接]
发表于 2014-12-4 11:53:55 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题。前提:
工艺smic 0.35
12bit sar adc 两段结构。该结构由已经成熟,测试成功的10bit sar ADC调整了电容个数和开关个数得来。
原来结构 1 1 2 4 8 16 32 分段电容 4 8 16 32
现在结构 1 1 2 4 8 16 32 分段电容 1 2 4 8 16 32
仿真:
目前情况,前仿前10位正确(我们就有这正确的10位,所以后两位错误无所谓)
LVS通过
后仿中由电容阵列送出给比较器的误差较大,导致只有8位正确。
请问大神:
是不是我的电容阵列的版图匹配问题,导致的后仿不理想。可是版图只在原来10bit基础微调
怎么会相差如此之大呢?
发表于 2014-12-5 16:37:30 | 显示全部楼层
高位 最好用温度计码,原本10位的校准到12位修改了吗
发表于 2014-12-7 23:16:46 | 显示全部楼层
回复 2# kwankwaner


    不用温度计吗会很很多的吗  ~~~~???
发表于 2014-12-8 16:19:39 | 显示全部楼层
回复 3# sc_filter_2014


   ?什么意思
 楼主| 发表于 2014-12-8 17:30:17 | 显示全部楼层
回复 2# kwankwaner


   多谢版主,校准是已经修改的了。我们的设计虽然不是特别的精准,但是前仿还是能接受的,   就是后仿和前仿误差太大,电容阵列的版图影响有点大。
发表于 2014-12-9 15:17:31 | 显示全部楼层
回复 5# cei527


   没有dem没有校准12bit不好做,后仿寄生占主导,失配看不出来的,建议修改版图同时电路结构也要修改
发表于 2014-12-9 23:36:58 | 显示全部楼层
电路仿真 没有11.8 9 的敢流片啊!  这个结构 LSB 部分对到低的寄生很敏感 对分段电容的寄生也很敏感
发表于 2014-12-25 10:29:11 | 显示全部楼层
厉害啊   你们 10bit 用分段电容 结构  测试结果  还有9。几个 bit啊  。。

我用了分段结构  测试 只有  8个bit。。。

你们用了 校准方法么 ??可以给个提示 用的什么校准方法么??

谢谢 !!!
发表于 2014-12-25 11:54:52 | 显示全部楼层
关注一下
发表于 2014-12-25 16:47:25 | 显示全部楼层
mark 留名
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 21:00 , Processed in 0.029667 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表