在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1805|回复: 0

[求助] 布局布线的时候遇到congestion的问题无法通过

[复制链接]
发表于 2014-10-8 16:58:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
图片1.png
verilo代码如下:


flow_ctrl_in_op_beforedly={

flow_ctrl_out_ip[ Matrix_N[node] ][flow_ctrl_width*1:flow_ctrl_width*2-1],
flow_ctrl_out_ip[ Matrix_S[node] ][flow_ctrl_width*0:flow_ctrl_width*1-1],
flow_ctrl_out_ip[ Matrix_E[node] ][flow_ctrl_width*3:flow_ctrl_width*4-1],
flow_ctrl_out_ip[ Matrix_W[node] ][flow_ctrl_width*2:flow_ctrl_width*3-1],

};

主要是这一段代码,原先寄存器Matrix_N,Matrix_S,Matrix_E,Matrix_W为定值的时候可以顺利通过,将寄存器设置为外部配置之后就出现了这个问题,提示过于拥塞,node为0-15,flow_ctrl_width为64。尝试了很多方法,比如在布局布线的时候忽略时序的问题,结果就会导致无限制的布局布线下去,几天都跑不出来结果,现在基本上已经把所有的时序约束去掉了。在官网上查找类似的问题只提示了说可以设置两个环境变量,但是还是没有什么效果。


从设计的角度上来讲,我只是设计一个可以全配置的交叉矩阵,对16个节点的信号(位宽64)进行交叉选通,关于简化这个设计,不知还有什么高见。。毕业设计内容,恳请出谋划策。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-23 09:39 , Processed in 0.020194 second(s), 13 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表