在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2710|回复: 1

[求助] Xilinx MIG v1.7 DDR3控制器调试时遇到问题,求解答

[复制链接]
发表于 2014-8-13 22:53:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神好:     小弟用的是Xilinx 7K325T的FPGA,用MIG1.7生成一个DDR3的控制器,用Xilinx自带的example_design综合实现后,上板子用chipscope调试时,发现DDR3的初始化和校验(initialization and calibration)都能通过,显示init_calbri_done = 1,且校验过程中无任何错误。但是,用chipscope进行无条件触发时,发现读回来的数好像总是晚半个时钟周期,即dbg_rddata_r = 64'h2020_2020_2020_2018, 64'h2828_2828_2828_2820。Traffic Generator采用默认模式工作(个人理解是addr_mode = sequential,data_mode = as address)。
     请问有谁遇见过这种情况?我应该如何调试?需要飞线用示波器抓DQS信号么?
发表于 2015-11-16 17:24:56 | 显示全部楼层
你好,我也遇到了类似的问题,你用的是自带的debug文件吗???在线等
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-28 07:25 , Processed in 0.017946 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表