在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4050|回复: 6

[求助] at speed test中OCC控制器

[复制链接]
发表于 2014-8-8 11:30:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
项目中用到at speed test测试,如下图OCC控制器的结构里,ref_clk该如何定义?

OCC控制器

OCC控制器
发表于 2014-8-10 10:47:15 | 显示全部楼层
定义两个ref-clock,一个是UPLL1的source clock,另一个是UPLL2的ref-clock(也就是PULL1的输出)。
个人理解,一起讨论
 楼主| 发表于 2014-9-24 18:11:01 | 显示全部楼层
回复 2# shallsure


    朋友我项目里用到的是环振,不需要外部的reference clock,逻辑图如下
1.png
请问这个OCC控制器是插入在OCC_1还是OCC_2的地方?ref_clk 又该怎么定义呢?
发表于 2014-9-25 15:22:14 | 显示全部楼层
occ1 occ2 都要插把,一个source clk  一个generate clk
发表于 2014-9-26 15:11:34 | 显示全部楼层
插入点引入guide buffer既可, 只要保证PLL clock free-running
 楼主| 发表于 2014-9-26 18:01:10 | 显示全部楼层
回复 4# ljjbunny


    朋友,环振没有参考输入时钟的,靠内部反馈产生时钟,这个是没有输入的参考时钟(ref_clk)的!你说的source clock是指的是OCC里的pll输出的时钟吧?
 楼主| 发表于 2014-9-26 18:02:56 | 显示全部楼层
回复 5# williamliwei


    谢谢指点,你说的插入点是指哪个呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 03:06 , Processed in 0.043795 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表