在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1797|回复: 1

[求助] pt报的hold/path violate违例

[复制链接]
发表于 2014-7-31 09:55:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 wpbuaa 于 2014-7-31 10:10 编辑

报了很多,其中一条是下面的。我的spef是calibre提取的,.v是encounter提供的,工艺库貌似没有提供wire_lode model
  Startpoint: qb_reg_reg[1]
               (rising edge-triggered flip-flop clocked by cmos_clk)
  Endpoint: cal_inst/ierror_reg[9]
               (rising edge-triggered flip-flop clocked by cmos_clk)
  Path Group: cmos_clk
  Path Type: max

  Point                                                   Incr       Path
  ------------------------------------------------------------------------------
  clock cmos_clk (rise edge)                              0.00       0.00
  clock network delay (propagated)                        0.52       0.52
  qb_reg_reg[1]/CK (HGSCL4NM_SFFRB_B)                     0.00       0.52 r
  qb_reg_reg[1]/Q (HGSCL4NM_SFFRB_B)                      0.49       1.01 f
  cal_inst/qb[1] (cal_func)                               0.00       1.01 f
  cal_inst/U386/O (HGSCL4NM_INV_A)                        0.20       1.21 r
  cal_inst/U372/O (HGSCL4NM_NR2_A)                        0.13       1.34 f
  cal_inst/U371/O (HGSCL4NM_OAI23_A)                      0.28       1.62 r
  cal_inst/U370/O (HGSCL4NM_AN2_A)                        0.22       1.84 r
  cal_inst/U368/O (HGSCL4NM_OAI22_A)                      0.16       2.00 f
  cal_inst/U367/O (HGSCL4NM_AN2_A)                        0.20       2.20 f
  cal_inst/U366/O (HGSCL4NM_OAI22_A)                      0.21       2.41 r
  cal_inst/U365/O (HGSCL4NM_AN2_A)                        0.21       2.62 r
  cal_inst/U363/O (HGSCL4NM_OAI22_A)                      0.16       2.78 f
  cal_inst/U362/O (HGSCL4NM_AN2_A)                        0.19       2.97 f
  cal_inst/U361/O (HGSCL4NM_OAI22_A)                      0.21       3.19 r
  cal_inst/U360/O (HGSCL4NM_AN2_A)                        0.21       3.40 r
  cal_inst/U358/O (HGSCL4NM_OAI22_A)                      0.17       3.57 f
  cal_inst/U356/O (HGSCL4NM_ND2B_A)                       0.20       3.77 f
  cal_inst/U353/OB (HGSCL4NM_MXL2_A)                      0.11       3.88 r
  cal_inst/U352/O (HGSCL4NM_ND2_A)                        0.24       4.12 f
  cal_inst/U345/O (HGSCL4NM_INV_A)                        0.20       4.32 r
  cal_inst/U344/O (HGSCL4NM_ND2_A)                        0.16       4.47 f
  cal_inst/U338/O (HGSCL4NM_NR2_A)                        0.15       4.62 r
  cal_inst/U337/O (HGSCL4NM_ND2_A)                        0.15       4.77 f
  cal_inst/U254/O (HGSCL4NM_NR2_A)                        0.19       4.97 r
  cal_inst/U208/O (HGSCL4NM_NR2_B)                        0.25       5.22 f
  cal_inst/U201/O (HGSCL4NM_INV_A)                        0.31       5.52 r
  cal_inst/U200/O (HGSCL4NM_AOI22_A)                      0.20       5.73 f
  cal_inst/U197/O (HGSCL4NM_XNR3_A)                       0.64       6.36 f
  cal_inst/U196/O (HGSCL4NM_INV_A)                        0.11       6.48 r
  cal_inst/U195/O (HGSCL4NM_OAI2222_A)                    0.30       6.78 f
  cal_inst/r701/B[1] (cal_func_DW01_add_0)                0.00       6.78 f
  cal_inst/r701/U1_1/S (HGSCL4NM_FA_A)                    0.94       7.71 r
  cal_inst/r701/SUM[1] (cal_func_DW01_add_0)              0.00       7.71 r
  cal_inst/U84/O (HGSCL4NM_AOI2222_A)                     0.37       8.08 f
  cal_inst/U80/O (HGSCL4NM_ND2_A)                         0.15       8.24 r
  cal_inst/r31/B[1] (cal_func_DW01_addsub_0)              0.00       8.24 r
  cal_inst/r31/U9/O (HGSCL4NM_XOR2_A)                     0.31       8.54 f
  cal_inst/r31/U1_1/CO (HGSCL4NM_FA_A)                    0.69       9.23 f
  cal_inst/r31/U1_2/CO (HGSCL4NM_FA_A)                    0.35       9.58 f
  cal_inst/r31/U1_3/CO (HGSCL4NM_FA_A)                    0.35       9.93 f
  cal_inst/r31/U1_4/CO (HGSCL4NM_FA_A)                    0.35      10.27 f
  cal_inst/r31/U1_5/CO (HGSCL4NM_FA_A)                    0.35      10.62 f
  cal_inst/r31/U1_6/CO (HGSCL4NM_FA_A)                    0.35      10.97 f
  cal_inst/r31/U1_7/CO (HGSCL4NM_FA_A)                    0.35      11.32 f
  cal_inst/r31/U1_8/S (HGSCL4NM_FA_A)                     0.41      11.73 r
  cal_inst/r31/SUM[8] (cal_func_DW01_addsub_0)            0.00      11.73 r
  cal_inst/U273/O (HGSCL4NM_INV_A)                        0.18      11.91 f
  cal_inst/U272/OB (HGSCL4NM_MXL2_A)                      0.14      12.05 r
  cal_inst/r712/B[9] (cal_func_DW01_sub_0)                0.00      12.05 r
  cal_inst/r712/U2/O (HGSCL4NM_INV_A)                     0.14      12.19 f
  cal_inst/r712/U2_8/CO (HGSCL4NM_FA_A)                   0.68      12.87 f
  cal_inst/r712/U2_9/O (HGSCL4NM_XOR3_B)                  0.27      13.13 f
  cal_inst/r712/DIFF[9] (cal_func_DW01_sub_0)             0.00      13.13 f
  cal_inst/U5/O (HGSCL4NM_AOI22_A)                        0.17      13.30 r
  cal_inst/U4/O (HGSCL4NM_INV_A)                          0.10      13.40 f
  cal_inst/ierror_reg[9]/D (HGSCL4NM_SFF_B)               0.00      13.40 f
  data arrival time                                                 13.40

  clock cmos_clk (rise edge)                              5.00       5.00
  clock network delay (propagated)                        0.25       5.25
  clock reconvergence pessimism                           0.06       5.32
  clock uncertainty                                      -0.10       5.22
  cal_inst/ierror_reg[9]/CK (HGSCL4NM_SFF_B)                         5.22 r
  library setup time                                     -0.11       5.10
  data required time                                                 5.10
  ------------------------------------------------------------------------------
  data required time                                                 5.10
  data arrival time                                                -13.40
  ------------------------------------------------------------------------------
  slack (VIOLATED)                                                  -8.30
请问大家这个问题怎么解决啊,报了很多这个,难道是只能插buffer手动解决么。而且很多手动解决不太现实啊。是不是我DC的时候哪里约束不正确了。
还有我dc和pt时的uncertainty都设置的是0.5,据说时钟是0.1的样子
发表于 2014-7-31 11:23:14 | 显示全部楼层
。。你这个时钟是5ns,uncertainty是0.1。 定一下心,不要急,仔细研究
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-5 20:46 , Processed in 0.015274 second(s), 9 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表