在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2718|回复: 1

[讨论] 关于HOLD违例的讨论

[复制链接]
发表于 2014-4-25 14:11:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大侠们,今天我在做做一个设计的综合和APR的时候,遇到了hold违例的问题,想和大家请教一下,我的APR用EDI 8.1版本

setup

setup

hold

hold

以上两幅图是我在EDI中route完之后进行OPT时候的结果,我想知道怎么查看到底是哪条路径存在hold违例,怎么修改hold违例呢,因为我已经让软件自动OPT hold了,但是于事无补
手动插入buffer是用interactive ECO吗,但是我不知道到底怎么操作,怎样选中那条存在hold违例的路径进行手动修复
还有其他的修复方法吗,请大家讨论一下呗
另外,我的设计中如果存在直接级联的寄存器链,中间并不存在任何逻辑,然后我把我的时钟的uncertainty设置的大一些(大于寄存器的hold时间),那么是不是会一定存在hold违例呢?
最后设计中只有一个时钟源,然后这个时钟源经过一个反相器接到最后一级register,其他register都是用的时钟上升沿,最后一个也是上升沿,但是相对于时钟源来说是采用下降沿了,对于经过反向了的时钟,是不是需要在综合的时候进行create_generated_clock呢,这个情况怎么分析呢,
请原谅我的问题太罗嗦太多,不过没办法,这里只有我一个人在搞这个工作,没人商量,只能在EETOP求助,希望大家出手相救啊,感激涕零
发表于 2014-4-26 10:04:52 | 显示全部楼层
hold 少量的问题,插buffer修掉就好了,比你没时间想为什么快得多,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-5 11:05 , Processed in 0.021730 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表