在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1904|回复: 3

[求助] xilinx spartan 6 pad to pad 延迟太长

[复制链接]
发表于 2014-1-19 16:27:40 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神,小弟初用xilinx的FPGA做设计,发现pad input delay和pad output delay时间过长;
新建了测试工程,仅包含din和dout,直接assign出,根据时序报告,该延迟长达14多ns

Pad to Pad
---------------+---------------+---------+
Source Pad     |Destination Pad|  Delay  |
---------------+---------------+---------+
d_in           |d_out          |   14.962|
---------------+---------------+---------+


请问,这个属于正常的吗,和altera相比这个延迟太长,直接影响到逻辑设计;
小弟查阅了一些资料,发现使用iodelay2的原语可以控制延迟,不知道在何种情况加入;
望各位大神不吝赐教,小弟谢谢了
 楼主| 发表于 2014-1-20 09:26:10 | 显示全部楼层
自顶,求大牛解答
发表于 2014-2-4 12:01:37 | 显示全部楼层
做个综合后的simulation,不就明白了,应该在2 - 4 ns之间。
发表于 2014-2-4 12:07:47 | 显示全部楼层
系统综合时使用constrint约束条件,得到你想要的延时。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 13:23 , Processed in 0.018204 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表