|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
各位大神,小弟初用xilinx的FPGA做设计,发现pad input delay和pad output delay时间过长;
新建了测试工程,仅包含din和dout,直接assign出,根据时序报告,该延迟长达14多ns
Pad to Pad
---------------+---------------+---------+
Source Pad |Destination Pad| Delay |
---------------+---------------+---------+
d_in |d_out | 14.962|
---------------+---------------+---------+
请问,这个属于正常的吗,和altera相比这个延迟太长,直接影响到逻辑设计;
小弟查阅了一些资料,发现使用iodelay2的原语可以控制延迟,不知道在何种情况加入;
望各位大神不吝赐教,小弟谢谢了 |
|