在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2466|回复: 4

[求助] 如何实现一个范围的时钟输入,特定时钟输出

[复制链接]
发表于 2013-9-16 17:37:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我想是要一个时钟模块,输入时钟不确定,但可以使某个范围内的一个时钟例如10MHz到100MHz,具体数值可以动态配置。固定输出一个时钟例如是50MHz。

ISE里DCM似乎不能定一个范围的输入,只能是固定一个值。请问谁有这方面的好方法?
发表于 2013-9-16 21:16:26 | 显示全部楼层
这个似乎要用固定频点的滤波器,提个建议。
 楼主| 发表于 2013-9-17 08:34:16 | 显示全部楼层
回复 2# wide_road


    有没有具体一点的介绍?
发表于 2013-10-22 11:18:23 | 显示全部楼层
用模拟PLL吧。可以锁住一定范围的输入频率。
发表于 2013-10-22 20:53:19 | 显示全部楼层
我对altera的PLL比较熟悉,不太熟悉Xilinx的PLL,但是想必两者大同小异,我有一个大概思路,你考虑一下是否可行:
1.PLL是可以动态配置的,包括输入频率、输出频率,输出相位等信息,都可以重新配置,这些我有跑过altera官方的参考设计,确认可行,并且比较简单。
2.需要一个精准的参考时钟,制作频率计,将频率计输出传送与PLL动态配置核,配置PLL,然后等待PLL锁定后输出。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-28 01:56 , Processed in 0.024050 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表