在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3259|回复: 7

[讨论] 请问useful_skew与uncertainty的区别

[复制链接]
发表于 2013-9-16 16:56:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 龙溪小泮 于 2013-9-16 19:38 编辑

目的都是让实际时钟margin比较好。
发表于 2013-9-16 19:17:05 | 显示全部楼层
回复 1# 龙溪小泮


   uncertainty是让slack变差的,
 楼主| 发表于 2013-9-16 19:38:40 | 显示全部楼层
回复 2# sjtusonic

改了,应该是margin
发表于 2013-9-17 08:40:17 | 显示全部楼层
skew只是uncertainty的一部分,uncertainty还包含jetter等其他影响时钟的因素
发表于 2013-9-17 10:27:56 | 显示全部楼层
本帖最后由 william_liwei 于 2013-9-17 10:40 编辑

两个完全不同的概念,
一个是为了meet timing,人为地增大clock skew
另一个是为了meet timing, 人为地增大timing calculation 的margin, 但是还是要把clock skew做得越小越好的
发表于 2013-9-17 12:59:44 | 显示全部楼层
skew分为两种:
clock skew和signal skew
前者指的是一个clock tree或者skew group下,max insertion delay和min insertion delay的差
后者是指一个clock signal自身存在的偏差,是多种噪声综合而成的,在计算path timing的时候用uncertainty来表示。

一般来说,useful skew技术可以通过增加clock skew来降低slack
而增大uncertainty,意味着增大了slack,提高了对timing path的约束,让时序更不容易满足。
通常,我们在CTS之前会用一个较大的uncertainty进行over-constrained optimization,而这个uncertainty是用来模拟clock tree的skew。当CTS完成之后,clock tree skew已经是定值,那么这个uncertainty在postCTS的时候将模拟为clock signal skew,这个值可以根据clock source的性质来设定。 比如,你的clock signal来自某个PLL,那么这个PLL的jitter就是这个uncertainty。

不明白的可以补充,有错请斧正。
发表于 2013-9-17 14:29:04 | 显示全部楼层
学习中!
发表于 2014-4-23 10:03:06 | 显示全部楼层
回复 6# joemool

请教版主:
     我用的是smic40ll的40nm的工艺,时钟周期为3.3ns,做CTS时MaxDelay、MaxSkew各设为多少合适?现在encounter工具自动生成的CTS文件中MaxDelay=3.3ns,MaxSkew=0.4ns(综合时set_clock_uncertainty为0.4ns)。谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-7 05:31 , Processed in 0.026099 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表