在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4295|回复: 17

[讨论] generate clock uncertainty 问题

[复制链接]
发表于 2015-8-17 10:40:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
假设有一个主时钟CLK_A,周期为10ns。CLK_B是CLK_A的generate 时钟,divide 10.那么这两个时钟的jitter是什么关系呢?或者是这两个时钟的uncertainty 怎么设置呢?谢谢!
发表于 2015-8-17 14:17:58 | 显示全部楼层
回复 1# ershier86


   只要从master到slave之间有一条available的timing path,tool自己会算出来的。
 楼主| 发表于 2015-8-17 15:08:11 | 显示全部楼层
回复 2# sjtusonic


   您的意思是只设置了主时钟的uncertainty就可以了吗?工具会自动计算generate clock 的uncertainty ?我试下。
发表于 2015-8-17 16:27:30 | 显示全部楼层
报一下timing,就知道generate clk的uncertainty是多少了,记得不能直接传过来,要自己设置。至于设多少,uncertainty本质就是个余量的问题,留多少,看你们要求有多高。一般我们就是按foundry给的uncertainty值,所有时钟,都是这个值。没必要真的去按skew,jitter之类的来算一个值,这只是理论,用来讲讲uncertainty是怎么来的,实际操作中,没必要。
发表于 2015-8-17 17:03:56 | 显示全部楼层
通常是 set_clock_uncertainty 0.2 [all_clocks]

一起设置的,
 楼主| 发表于 2015-8-17 17:25:01 | 显示全部楼层
回复 4# caesars82


   对同一个设计不同频率的时钟都设相同的uncertainty吗?这样会不会导致某些时钟约束过严?或者某些时钟过松?另外到哪里查foundry给的uncertainty值呢?我读了standard cell 的databook没有找到。新入行,问题有些基础,谢谢回复。
 楼主| 发表于 2015-8-17 17:25:44 | 显示全部楼层
回复 5# icfbicfb


   对同一个设计不同频率的时钟都设相同的uncertainty吗?这样会不会导致某些时钟约束过严?或者某些时钟过松?另外到哪里查foundry给的uncertainty值呢?我读了standard cell 的databook没有找到。新入行,问题有些基础,谢谢回复。
发表于 2015-8-17 17:46:02 | 显示全部楼层
我现在回答的都是通则,如果要仔细区分 需要写很多,累
发表于 2015-8-18 08:43:25 | 显示全部楼层
回复 3# ershier86


   二时钟的相位关系是tool自动推算的,uncertainty是需要自己根据需要设置的。icfb版主说得对,你对不同T的clk只要把uncertainty适当放缩就好了,变通一下
 楼主| 发表于 2015-8-18 09:28:46 | 显示全部楼层
回复 9# sjtusonic


   谢版主回复,再请教一个基础的问题,大家都说uncertainty,max transition这些参数是foundry给的,我从标准单元库里面读了很多pdf,都没有发现这两个值。那我该从哪里找呢?谢谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-19 19:27 , Processed in 0.036425 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表