在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1704|回复: 0

[求助] dll中的false lock & harmonic lock的理解

[复制链接]
发表于 2013-9-3 23:05:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
false Lock:是指PLL完全没有锁定,主要发生在VCDL的初始Delay小于Reference Clock的半个周期,这样PLL会不断减小Dleay,这样永远不可能锁定;
harmonic Lock:是指初始Delay大于reference Clock的周期的1.5倍,这样PLL可能Lock在VCDL的Delay为参考频率的2倍,或者更高这样,就处于Harmonica Lock。

问题1:为什么在false lock中Tdelay<0.5Tref时,PLL会减小Delay, 为什么??
2:发生harmonic lock中, PLL可能Lock在VCDL的Delay为参考频率的2倍, 为什么??

是不是只要是传统的DLL都会发生这两个问题

谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 20:44 , Processed in 0.017107 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表