在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3736|回复: 8

关于处理器设计中使用latch而不是触发器的提问

[复制链接]
发表于 2013-8-23 14:43:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
这几天听说处理器的设计中使用的电平触发的latch,那么如何来保证芯片中数字信号的时序?为什么要使用latch而不是触发器?是不是可以减小延迟?latch使用后会不会面临严重的毛刺问题?latch可以运用在其他数字电路中吗?
 楼主| 发表于 2013-8-23 19:35:22 | 显示全部楼层
没有人回答吗?各位大神呢?好无助啊。。。
发表于 2013-8-27 22:30:50 | 显示全部楼层
要用一般register (flip flop, edge trigger) 你用latch 後 synthesis 與 APR 後會難調clock tree
 楼主| 发表于 2013-8-28 13:32:09 | 显示全部楼层
回复 3# 朱立平


   thanks
发表于 2013-8-29 10:43:54 | 显示全部楼层
latch的好處是面積小 但是還是用flip flop比較安全
发表于 2013-9-7 02:33:32 | 显示全部楼层
合理的latch可以改善timing,解决速度上得瓶颈
发表于 2013-9-12 23:22:11 | 显示全部楼层
latch 很多是沒帶 reset ..一開始會不會有 unknow state ?
发表于 2013-9-25 16:07:40 | 显示全部楼层
latch也是时序器件,只是时序分析比FF略复杂,市面上的EDA工具处理的不好。
latch的好处是面积小、速度快,可以用在处理器最核心的运算电路。在手工版图时代,latch应用很广泛。
发表于 2013-10-12 08:09:51 | 显示全部楼层
LATCH的主要好处是面积小,功耗小,单对设计要求提高了很多,要对整个时序很有把握的情况下才能用。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-23 07:33 , Processed in 0.041275 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表