在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: gavin168

请教下DAC的DNL, INL仿真问题

[复制链接]
发表于 2009-12-17 14:00:41 | 显示全部楼层
谢谢楼主
回复 支持 反对

使用道具 举报

发表于 2009-12-17 20:56:57 | 显示全部楼层
都太有才了 真是受教了啊  谢谢
回复 支持 反对

使用道具 举报

发表于 2009-12-19 09:25:13 | 显示全部楼层
how to simulation inl and dnl of adc/dac in cadence spectre?
回复 支持 反对

使用道具 举报

发表于 2010-1-14 09:50:05 | 显示全部楼层
....wo ye xiang zhi dao
回复 支持 反对

使用道具 举报

发表于 2010-2-8 13:39:11 | 显示全部楼层
good!!!!!!!
回复 支持 反对

使用道具 举报

发表于 2010-2-8 15:52:25 | 显示全部楼层
恩,我们也是用veriloga


   
如果用Cadence Spectre 做模拟的话,可以写一个简单的veriloga模块。veriloga 模块可以在spectre里直接引用。用这个模块控制DAC的数字端,同时用这个模块输出一个理想DAC的输出电压。在veriloga模块里用一个timer函数 ...
guo2008 发表于 2008-5-13 05:53

回复 支持 反对

使用道具 举报

发表于 2010-2-8 17:00:50 | 显示全部楼层
拟合条曲线做对比就可以了 1# gavin168
回复 支持 反对

使用道具 举报

发表于 2010-3-11 11:56:38 | 显示全部楼层
有好东西,看看
回复 支持 反对

使用道具 举报

发表于 2010-3-11 18:57:51 | 显示全部楼层
本來就是要這樣做才對阿
回复 支持 反对

使用道具 举报

发表于 2010-3-12 09:58:01 | 显示全部楼层
ADC/DAC的INL/DNL通常都是只对电路的输出数据做分析的,因为ADC/DAC的真实参考可能会有失调/增益失调,失调/增益失失调在一般的应用中都不会影响到系统,所以仿真(测试)ADC/DAC的INL/DNL一般都是对它们的输出数据做线性拟合然后做运算得出,在芯片测试的时候,每个ADC/DAC的性能都会不一样的,这里所说的不一样还包括实际参考和增益等等。
另外,DAC的INL/DNL数据点只需要2^N个点就可以了,因为DAC就只有2^N个不同的输入码值。
而ADC的数据点则需要 2^N/精度(LSB)个
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-16 05:25 , Processed in 0.016379 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表