在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4603|回复: 3

[求助] 讨论:空间过采样CDR时钟恢复如何避免毛刺

[复制链接]
发表于 2013-5-29 10:56:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计思路:采用8相时钟对串行数据进行空间过采样,判断数据边沿位置,并恢复时钟。问题:时钟切换采用组合逻辑,切换过程中如何避免时钟产生毛刺?
 楼主| 发表于 2013-5-29 17:12:40 | 显示全部楼层
设计过程中发现恢复时钟上有毛刺,无法满足后级电路需求。
后来改用时间过采样方式实现,350MHz本地时钟,输入数据波特率37.5M。
但是还是希望能采用空间过采样方式,这样波特率能更高些。
找了些纯数字CDR方案,均只实现了数据恢复。
FPGA CDR方案无法恢复时钟?希望有经验的大侠指点。
发表于 2014-3-18 20:57:21 | 显示全部楼层
最近也在研究这个,发现恢复的时钟抖动很大,使用误码仪测试用恢复时钟对数据延时一拍发出,误码仪接收后显示找不到数据帧头了,本地25M时钟,数据是E1的2.048M的数据,请问楼主的具体是怎么做的,我也试试行不行
发表于 2018-12-24 08:45:25 | 显示全部楼层
学习中。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 05:17 , Processed in 0.020694 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表