在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 8051|回复: 5

[求助] 求助 全数字锁相环 ADDLL设计中 jitter 如何进行仿真

[复制链接]
发表于 2013-1-15 14:50:34 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我最近搭了一个ADDLL  全数字锁相环  SAR结构的  做完瞬态仿真 我想仿 这个电路的 jitter
是用 spectre里面的 pss进行仿真么?  还请高手给指点下
发表于 2013-1-15 19:50:03 | 显示全部楼层
应该是PSS+Pnoise吧
 楼主| 发表于 2013-1-15 21:16:02 | 显示全部楼层
回复 2# cj578009030


    嗯 仿出来的值 参考意义大不大啊?  还有就是 是不是要仿下各个工艺角
发表于 2013-1-16 13:16:38 | 显示全部楼层
相噪就是这样仿真的啊,jitter就是相噪的时域撒,应该比较准吧
工艺角要跑哦
 楼主| 发表于 2013-1-23 10:48:13 | 显示全部楼层
回复 4# cj578009030


    我现在遇到一个问题就是 跑PSS的时候 不能找到稳态 这个我也不清楚是什么原因  我做得是数字DLL  输入只有一个频率  电路中有分频电路  希望能给分析下
发表于 2020-8-2 19:46:57 | 显示全部楼层

相噪就是这样仿真的啊,jitter就是相噪的时域撒,应该比较准吧
工艺角要跑哦
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-20 19:59 , Processed in 0.018668 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表