如果用“寄存起链”来跨两个时钟域,则FROM慢速寄存器TO快速寄存器加TIG,则可使ISE不分析这个路径,但问题是我不想加这个“寄存起链”来跨,我用512 bit 寄存器,"寄存器链"消耗资源大。
因为我的设计“慢速时钟域存到若干寄存器,以后不会变化了”,直接想把慢速时钟“打”到寄存器的数据直接拿到快速时钟域来用。则如何加 FROM TO的约束?
约束方面,你只要把周期约束做好就可以了。FROM -- TO 这种是MULTI PATH,就是多周期约束,是在你没有办法保证快时钟域时钟一定能采样到满时钟域信号的时候做的。在你的这种情况下,不需要的,你只要在慢时钟域生成的标志信号长度保证1个周期,那快时钟域一定采样得到,所以没有任何问题,做好各自的周期约束,跨时钟域这里直接TIG就可以了。