在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3055|回复: 2

[求助] CTS时如何约束Macro时钟的占空比

[复制链接]
发表于 2012-11-6 10:15:11 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在做CTS时,如何约束Macro时钟的占空比。比方说有一个设计TOP层里包含一个Module,这个Module和top是分开单独设计的,但是这个module对时钟的占空比很高,这个对时钟的占空比的处理是在top层还是在Module里,应如何处理?module只提供给top层lef.
发表于 2012-11-6 23:25:53 | 显示全部楼层
不太好约束时钟的占空比,可以试试
1) 只使用clk inv
2) 对称放置clk inv
3) 使用clock mesh
4)要在top和module都注意

发新贴时,如果想得到更快的回答,记得填写TAG,便利别人查找。
发表于 2012-11-8 15:50:15 | 显示全部楼层
我碰到过类似的问题,
主要是先用CKINV来做tree,然后PT里面看到duty cycle是否有问题,差异有多大,
加一些普通的buf(即不balance的buf)来补偿rising 和falling delay的区别,注意加buf的点,不要补反了

这样直接ECO会改变clock的latency,即使在clock root点加,inter clock timing也还是可能有问题,
所以最好先跑一遍,PT看看差异有多大,确定加多少buffer,然后重新做cts,手动加完buffer后再做tree
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 04:44 , Processed in 0.017262 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表