在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3360|回复: 3

[求助] DC综合没错但仿真出现错误

[复制链接]
发表于 2012-10-25 22:54:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我的问题如下:

我综合的时候用125MHZ的频率综合,report_timing没有报告违规,但是我用综合之后的网表和sdf文件做仿真的时候呢,用的时钟是100MHZ,能出来结果,但是结果不对。我又把频率降低到某一个数值,在这个数值之下的频率仿真结果都是正确的。

我做的前仿用的都是100MHZ,结果是正确的。

现在我就不知道问题出在了什么地方了,望大家指教。
发表于 2012-10-26 16:37:35 | 显示全部楼层
你首先需要好好看看仿真的log文件,里面是否有报一些时序问题或者sdf反标的信息;

有几种可能性吧:
1. 约束不全面,有的路径没有约束到,所以也报不出来违例的情况
2. sdf文件有问题,可以用pt分析一下sdf
发表于 2012-10-26 20:53:32 | 显示全部楼层
那就耐心地用verdi追一下,不对的地方根源到底在哪里。
然后和正确的波形比较一下,这条path在不同的时钟下,为什么会出错。
追带sdf的仿真会比较痛苦,要耐心……
发表于 2012-11-1 01:14:51 | 显示全部楼层
首先检查你的仿真log文件,看有没有什么地方出现时序未违例,如果有,则说明时序就不满足,你需要确认时序不满足的路径,然后去eco(具体怎么做本人不清楚,而且据我了解dc后时序不满足貌似就直接需要改rtl了)。如果没有时序违例,则可通过功能仿真与时序仿真比对的方法找到出问题的地方,然后再分析是什么原因造成了仿真结果的错误。比如说一个multicycle为2的路径,高频与低频的时候第一拍与第二拍采集到的数据可能就不一样了。  小弟愚见,仅供参考。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-13 03:28 , Processed in 0.016612 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表