谢谢你的回答啊。我现在的问题是这样的,在modelsim6.5和ISIM中仿真图是这样的
,
而在modelsim10.0c中是这样的
我本来设计的代码是希望按modelsim6.5显示的那样的结果。代码如下: always@(posedge CLK)
if(zhuanzhi_enable)
begin
ram1_ena<=(ram1_addra==17'd65280)?1'b0:1'b1;
if(cntt==17'd256)
begin
ram1_addra<=ram1_addra+17'd257;
cntt<=17'd1;
end
else
begin
ram1_addra<=ram1_addra+1;
cntt<=cntt+1;
end
end
else
ram1_ena<=1'b0;
always@(posedge CLK)
if(addr_reset_write)
begin
ram1_addra<=ram1_addra;