在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9279|回复: 13

[求助] 关于SOI工艺的几个疑问,求解答~

[复制链接]
发表于 2012-5-23 10:20:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有用过SOI工艺的朋友么,请教几个问题。

1、SOI工艺的高低压管怎么区分的?

2、低压管能否只连出三端(G、D、S)而不接衬底电位?(因为它本就是被物理隔开的,有无衬底电位都无所谓)

3、高压管应该都有自己的独立岛电位,那具有相同岛电位的高压管能否共用一个岛?

4、我从一张SOI工艺的芯片图上看到两个管子共用一端,但这一公共端从染色层看被分成了三段,再从M1层看上下两端短在一起连出去,中间一段单独连出去,这是怎么回事?我的猜测是上下两端是源,中间是衬底,两边的两端是各自的漏,不知正确否?

5、是否所有工艺的N阱染色染出来都是偏亮的,而P阱染出来是偏暗的?反向时若没有明显的衬底接VDD或GND,P型N型管子感觉有时不好区分得。
发表于 2012-5-25 11:37:31 | 显示全部楼层
我现在也在做SOI,求几张照片欣赏一下
 楼主| 发表于 2012-5-28 21:43:52 | 显示全部楼层
回复 2# xxelement


    这个。。。弄不出来。
发表于 2012-5-31 14:48:30 | 显示全部楼层
回复 3# terry8876
你们是什么工艺的 IBM?
发表于 2012-11-22 10:43:15 | 显示全部楼层
关注该帖,求更新啊
发表于 2013-6-29 15:01:12 | 显示全部楼层
不知道是不是我需要的
发表于 2013-7-1 21:50:29 | 显示全部楼层
1、看你是啥高压、怎么个耐高压法。要是1.8v、3.3v这类的,类似于dual gate这类的层次就可以了。涉及到源漏端的,要有相对的高压结构。这些都是跟普通工艺类似的。
2、不能。衬偏效应依然存在。
3、design rule没说不行就可以。
以上是我蒙的。
4、5不知道。
发表于 2013-7-4 13:49:48 | 显示全部楼层
衬底浮空,你的mos管怎么工作?不是有没有衬偏效应的问题,
发表于 2013-7-5 13:03:51 | 显示全部楼层
嗯,写的时候有点儿短路了,感谢楼上纠正。
发表于 2013-7-5 15:56:21 | 显示全部楼层
呃,反向吗? 看4、5是要猜测layer吧?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-29 03:45 , Processed in 0.022492 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表