在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5268|回复: 6

[求助] Encounter中做Nano Route的问题

[复制链接]
发表于 2012-1-12 10:53:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请问各位后端高手,Encounter中做完Trial Route之后为什么还要进行Nano Route,我在进行玩Trial Route之后,进行时序分析,所有时序都满足了,但是当我继续进行完Nano Route之后,却发现有些pin的连线没有了,即出现了open net的问题,求高手指点!
发表于 2012-1-12 11:34:44 | 显示全部楼层
trial route只是粗略的布线。非常粗略。很多default rule之外的东西。都不follow。比如,它修不了SI。
但是trial route也很有用。在算timing的时候,是按照trial route的结果。在timing driven的基础上做nanoroute。
trial route每次都不一样。而且encounter 默认不保留trial route的信息。
Pin的问题,是不是有drc问题。或者route resource不够。导致的呢?
 楼主| 发表于 2012-1-12 12:08:37 | 显示全部楼层
多谢指点,我再检查一下!
发表于 2014-11-30 22:35:10 | 显示全部楼层
回复 4# zhq415758192
高!!你说的应该是这个意思在trail route之后,显示如下:
2.jpg

虽然看着布上去了,但是查看net的属性的时候,是Unkown,只有nano route之后,才显示如下:
1.jpg


我想问的是,那在trail route之后,检查setup有意义吗
发表于 2014-11-30 23:19:30 | 显示全部楼层
回复 5# 522526tl


   肯定有意义啊   trial route 虽然没nanoroute 准确,但是你可以比较一下,正常情况下相差的并不太多。正常的flow 都是这么走的。
发表于 2014-12-1 09:45:28 | 显示全部楼层
回复 7# zhq415758192
您好,问两个小问题啊,(1) 您说的route之前的report_timing是trial route之前还是nano route之前,两个不太一样结果,
   trial route之前做的话:部分结果如下

= Required Time                 2.750- Arrival Time                  2.370
= Slack Time                    0.380
trial route之后做的话,部分结果如下:
= Required Time                 2.750
- Arrival Time                  2.368
= Slack Time                    0.382

(2)我是直接 report_timing的,没有加什么option,请问你说的congestion map怎么看呢,我的整体report如下:
###############################################################
#  Generated by:      Cadence First Encounter 08.10-p004_1
#  OS:                Linux i686(Host ID localhost.localdomain)
#  Generated on:      Mon Dec  1 09:39:49 2014
#  Command:           report_timing >> timing.log
###############################################################
Path 1: MET Late External Delay Assertion
Endpoint:   tdigit[7]                                  (^) checked with  
leading edge of 'vclk1'
Beginpoint: DTMF_INST/DIGIT_REG_INST/digit_out_reg_7/Q (^) triggered by  
leading edge of 'vclk2'
Other End Arrival Time          0.000
- External Delay                4.000
+ Phase Shift                   7.000
- Uncertainty                   0.250
= Required Time                 2.750
- Arrival Time                  2.368
= Slack Time                    0.382
     Clock Rise Edge                 0.000
     = Beginpoint Arrival Time       0.000
     +--------------------------------------------------------------------------------------------------+
     |                 Instance                 |     Arc      |   Cell    | Delay | Arrival | Required |
     |                                          |              |           |       |  Time   |   Time   |
     |------------------------------------------+--------------+-----------+-------+---------+----------|
     | DTMF_INST/DIGIT_REG_INST/digit_out_reg_7 | CK ^         |           |       |   0.000 |    0.382 |
     | DTMF_INST/DIGIT_REG_INST/digit_out_reg_7 | CK ^ -> Q ^  | SDFFSHQX1 | 1.235 |   1.235 |    1.617 |
     | IOPADS_INST/Ptdigop7                     | I ^ -> PAD ^ | PDO04CDG  | 1.133 |   2.368 |    2.750 |
     |                                          | tdigit[7] ^  |           | 0.000 |   2.368 |    2.750 |
     +--------------------------------------------------------------------------------------------------+
发表于 2014-12-1 18:02:16 | 显示全部楼层
回复 9# zhq415758192
如果没看到 棱形的 红色的 是不是说明 不拥挤啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-6-18 13:13 , Processed in 0.020737 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表