在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10701|回复: 14

请教高手,关于静态时序分析,还有Quartus和Modelsim功能仿真的区别?

[复制链接]
发表于 2005-11-26 00:29:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
听说工业上许多公司都只对FPGA数字设计做功能仿真+静态时序分析(STA),而不做时序仿真,因为时序仿真耗太长时间。
于是想到两个问题,恳请高手指教:
关于仿真:
用QUARTUS进行功能仿真(FUNCTIONAL SIMULATION),出来的波形会显示出延迟。 MODELSIM则不会显示延迟,除非是做综合后的后仿真才会显示出延迟。为什么QUARTUS会这样?还有用QUARTUS做功能仿真,因为没有经过COMPILE,就不能像做时序仿真那样自动导入I/O到波形上,那样不是很麻烦?有什么好的方法呢?
关于静态时序分析:
用QUARTUS或者MODELSIM做了功能仿真之后,怎样做静态时序分析呢? 还有,如果先COMPILE了电路,然后就会有REPORT显示出时序分析结果包括TCO,TPD等等的信息,这个时序分析结果是否就是通过静态时序分析出来的呢? 如果是的话,不经过COMPILE,怎样得到静态时序分析结果?
发表于 2007-9-7 16:12:40 | 显示全部楼层
和你有相似的疑问。同问。
发表于 2007-11-7 07:45:31 | 显示全部楼层
Good question!
发表于 2009-3-10 12:39:36 | 显示全部楼层
eetopeetopeetoph很好的问题,受教了
发表于 2009-11-23 22:22:11 | 显示全部楼层
胡说!Quartus的功能仿真是纯理想状态下的仿真,不带有任何器件、布线等延迟。哪来什么延迟呀
发表于 2010-1-25 16:13:06 | 显示全部楼层
首先楼主应该搞清楚每一个流程到底做什么  有什么意义  需要什么条件
功能仿真仅仅是逻辑功能的验证  当然不可能有实际延迟
静态时序分析的目的就是为了分析你的设计经过布线后到底满不满足时序(主要是布线延迟导致的建立保持时间违规)  所以一定是布线过程中或者其后进行时序分析  同时时序分析指导布线工具尽量满足满足约束条件中的的时序要求
发表于 2010-1-25 17:50:08 | 显示全部楼层
xie xie hao yong
发表于 2010-1-25 17:53:30 | 显示全部楼层
hao dong xi
发表于 2010-3-16 17:17:14 | 显示全部楼层
好东东手藏
发表于 2010-3-16 18:19:09 | 显示全部楼层
新手也来看看凑个热闹
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-12 17:45 , Processed in 0.024605 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表