在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5492|回复: 16

[求助] 求助!关于quartus的综合!

[复制链接]
发表于 2011-7-5 22:04:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
求助!关于quartus的综合!

用quartus ii 综合出来 后 fitter 报告   logic utilization < 1%  

不知道为什么? 怎么解决? 是那里出现了问题?
望指教!
 楼主| 发表于 2011-7-5 22:23:44 | 显示全部楼层
顶了!
 楼主| 发表于 2011-7-5 23:35:38 | 显示全部楼层
希望论坛牛人尽快指点!
发表于 2011-7-6 08:12:04 | 显示全部楼层
看看Warnings吧,是不是输出端口没用,被优了啊
发表于 2011-7-6 13:02:57 | 显示全部楼层
逻辑使用的少,就是这样了哦

得看看设计的内容了哦
发表于 2011-7-6 14:32:34 | 显示全部楼层
你设计用的逻资源辑少啊,这是什么问题
 楼主| 发表于 2011-7-6 15:09:04 | 显示全部楼层
我使用的逻辑不少!
初步估计也应该在40%左右!
会不会是哪里有什么设置没设对?
我用的版本是9.0
 楼主| 发表于 2011-7-6 15:10:43 | 显示全部楼层
FPGA板是ep2s180
发表于 2011-7-6 17:27:54 | 显示全部楼层
回复 7# hujunilove


    那这样你就得看综合报告了,正常的逻辑不会被优化掉的
发表于 2011-7-6 18:11:16 | 显示全部楼层
很有可能你某些信号,比如时钟漏掉了,综合的时候给优化掉了很多。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 22:16 , Processed in 0.023248 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表