在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: poet

[求助] 外企面试中没回答上的问题,跪求高手解答~

[复制链接]
发表于 2012-12-12 11:21:44 | 显示全部楼层
学习了
发表于 2012-12-12 11:40:06 | 显示全部楼层
当年老外没少问我这个问题,结合我的工程经验和老外的资深经验,我们有几个共识:
1)你所谓的环路是大环路,就是显而易见的环路去分析相位欲度,OK!如果这时候小环路,比如LDO的大环路分析,大家都没问题,但是限流里面的小环路呢?这个也是控制POWERMOS的Gate,同样是反馈。由小环路引起的不稳定貌似很少有人关注。
2)相位欲度的考虑,疑问:如果相位欲度有90度,会振荡吗?答案是,会的!因为很少有人从奈奎斯特原理分析根轨迹图,增益欲度造成振荡的案例经常发生!
3)地弹和电源电压轨的高频毛刺耦合到环路中是否会引起振荡呢?做过大功率DCDC的朋友应该知道,Power VIN和Signal VIN的区分,以及Power GND,Signal GND的区分到底处于什么考虑?Bonding电感贡献太大,di/dt效应造成的问题相当严重。
综上所述,只看相位欲度完全不足以考量一个环路系统是否稳定,所以大家只看Tran.貌似对于EDA的依赖很强烈了,如果同样一个电路Spectre和Hspice仿真结果不一致怎么办?多角度看问题,可以得到不同答案。
发表于 2012-12-14 08:44:47 | 显示全部楼层
回复 62# xiaowanzi88


    楼上强人!
发表于 2012-12-14 08:59:31 | 显示全部楼层
回复 62# xiaowanzi88


   关于您说的第一点,昨天看LDO论文刚刚有点体会,并且拿原来做的bandgap试了下。第二点在做three-stage amplifier中已经意识到了,复极点近似在GBW外常会出现peaking,damping factor控制不合理的话gain-margin常常不满足。第三点还没想明白,只是知道在RF中sub和source常常不是接在一起。
发表于 2012-12-14 17:49:05 | 显示全部楼层
回复 64# whulaisla


    RF中的NMOS,若Sub不直接接Source是有考虑的,背栅同样具备放大能力,降低噪声考虑单独接一个干净的低电位。
发表于 2012-12-14 19:40:39 | 显示全部楼层
doublets 导致建立时间延长或者conjugate poles 的谐振峰
发表于 2012-12-14 22:34:43 | 显示全部楼层
回复 65# xiaowanzi88


   谢大神指点!
发表于 2012-12-14 22:38:40 | 显示全部楼层
回复 65# xiaowanzi88


   论文中见过衬底输入的low supply voltage amplifier,不过没联想到RF中。多谢!
发表于 2012-12-16 22:24:45 | 显示全部楼层
前半部分的问题各位大神已解释得很清楚了,但是面试官的另一个问题还请大神们解答啊——“怎样使电路稳定”?
发表于 2012-12-17 10:22:31 | 显示全部楼层
本帖最后由 513331385 于 2012-12-17 10:26 编辑

考虑一个系统是否稳定不能只看相位裕度,还有一个很关键的参数就是幅值裕度,当相位裕度满足时如果幅值裕度很小同样会造成系统不稳定。自动控制理论书上有一些解释……至于如何使系统稳定,需要相位裕度和幅值裕度都要满足一定的量才是一个稳定的系统
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-20 12:06 , Processed in 0.028277 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表