在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2654|回复: 3

[求助] clock definition for CTS

[复制链接]
发表于 2010-10-6 14:59:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
Dear all,

CLK1,CLK2经过MUX后得到CLK3,CLK3后面仅驱动一个Analog模块的ck pin,但analog模块的input data需要该clock来定义input delay.而CLK1,CLK2除了到MUX外,还各自带了很多DFF的CK pin.现在前端定义了3个clock,CLK1,CLK2,CLK3,后端做CTS时tool报错说,CLK3的clock root (MUX的Z pin)是个crossover pin.我的问题如下,

Q1>请问这样的情况下CLK3是否可以不用定义?(让CLK1或CLK2穿过MUX来驱动analog的clock pin就可以了)
Q2>如果不定义CLK3,仅定义MUX前两个input:CLK1,CLK2作为clock,后端tool做CTS时是基于哪个input来做MUX后面的clock tree的?
Q3>基于Q2中的做法,那MUX后面的analog模块的data pin的set_input_delay定义中的-clock应该是哪个clock,CLK1 or CLK2?

Thanks and regards!
发表于 2010-10-7 08:46:27 | 显示全部楼层
good problem, we meet so many problem at  clock defined for clock  CTS, who could help & give some useful document ??? TKS !!!
发表于 2010-10-7 10:51:00 | 显示全部楼层
将MUX case 掉,选择func path propagate clock tree ,做CTS。
发表于 2011-7-10 18:02:19 | 显示全部楼层
thankxxx
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-16 02:16 , Processed in 0.022033 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表