在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6751|回复: 21

[求助] 请教一下,500MHz的数字设计用.18工艺综合可行不?

[复制链接]
发表于 2010-8-11 15:52:43 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
rt
谢谢了
 楼主| 发表于 2010-8-11 16:17:16 | 显示全部楼层
没人呀,自己sf
发表于 2010-8-11 22:36:13 | 显示全部楼层
在片测试可行
发表于 2010-8-11 22:37:17 | 显示全部楼层
前提是电路不太大。
发表于 2010-8-12 00:20:17 | 显示全部楼层
好,谢谢!
发表于 2010-8-12 09:22:18 | 显示全部楼层
或许可以,流水线作业,得看看setup 和hold的要求了
发表于 2010-9-10 22:53:42 | 显示全部楼层
可以的
发表于 2010-9-11 21:51:00 | 显示全部楼层
就看一条Path的Logic Level有多长。
发表于 2011-1-5 10:42:54 | 显示全部楼层
没有做过这么快的
发表于 2011-1-5 14:19:39 | 显示全部楼层
比较难啊。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-12 23:43 , Processed in 0.021928 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表