在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜全文
楼主: shadow_cuk

[求助] 共源管接不同负载的三个电路的区别

[复制链接]
发表于 2010-3-24 09:42:23 | 显示全部楼层
If the lower NMOs is off and there is no output current at the Vo, there is no drain current at the upper transistor.
First one: if there is no drain currrent, the Vgs =0V, therefore, the Vo = Vb-Vgs = Vb if Vgs=0V.

Similiar for the second one. Now, the Vb=VDD.

Third one: the upper transistor is pulled up resistor. Vo=VDD.

The result will be same as the first post by shadow_cuk  if there is a drain current at the upper transistor => there is output current at Vo or the lower transistor is conducting (Vin>Vth).
回复 支持 反对

使用道具 举报

发表于 2010-3-24 09:48:04 | 显示全部楼层
第一个:Vb一般会小于Vdd,那么在输入管截止的情况下,上面的N管工作在饱和区,电源会充电,充电电流可以用饱和公式算直到电流为零时就是Vo的电压  所以会有Vgs-Vthn=0也就是Vb-Vo-Vthn=0则Vo=Vb-Vthn.
第二个:跟第一个一样,只是把Vb换成Vdd。
第三个:上面的p管先工作在饱和区充电,再工作在线性区,直到充电电流为零,那么电流为零的计算公式就是线性区的计算公式,按照第一个的计算方法就可以得到Vo=Vdd.
回复 支持 反对

使用道具 举报

发表于 2010-3-24 10:15:23 | 显示全部楼层
本帖最后由 yeoks99 于 2010-3-24 13:02 编辑

For the first case:
Reminder that the ID=1/2uCoxW/L(Vgs-Vt)2 is the equation for transistor in saturation region.
At low drain current, the transistor is in the sub-threshold region, another equation take over.

Depending on the leakage current, the top transistor are in off region or near off region or goining into sub-threshold, that means, the Vgs << Vth.

Therefore, the Vo is near Vb as Vgs is small (less than 1/2 Vth) .

For quick analysis, the top transistor is in OFF state, Vgs =0V, therefore Vo=Vb.
回复 支持 反对

使用道具 举报

发表于 2010-3-24 10:39:38 | 显示全部楼层
楼主明显是把这些当数字管来考虑的,得到后面的结论也就不奇怪了
1# shadow_cuk
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-3-24 12:02:38 | 显示全部楼层
8# grusher

谢谢grusher跟ls各位的回帖,12楼所说的电源充电是不是指输出点对地有寄生电容的存在导致电源对电容的充电?  我老板说过如果上下两管都是高阻态的话输出即为不可目测,图3的话上面的管子导通,下面的管子高阻,输出为啥不确定呢
回复 支持 反对

使用道具 举报

发表于 2010-3-24 12:32:19 | 显示全部楼层
分析的前提是只考虑饱和区工作的情况。
MOS栅电压能够决定的是漏源电流Idso=1/2*u*Cox*W/L*(Vgs-Vth)^2。在漏端接有负载RL的情况下,Vds=Ids*RL,此时Vds就被定住了。如果漏端悬空,需要考虑MOS管的输出电阻Ro,也就是刚才所说的沟道调制效应。3图的Ro应为PMOS和NMOS的输出电阻并联。因为沟道调制效应作为Idso的弱函数,这也就是输出电压为任意值的原因,任意值的意思是说实际、仿真、手算之间可能出现比较大的误差。
还一种解释是,Ids=Idso*(1+a*Vds),Vds需要在0和VDD之间谐调以使得ids(p)=ids(n)。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-3-24 13:48:23 | 显示全部楼层
可是输入管并非导通,其电阻不受沟长调制的影响,图三是个电流源负载的反相器,输入为0时输出确定为Vdd,具体可以参见ALLEN的书上图5.1-5,我好奇的是图1跟图3只是电流源负载由NMOS换成PMOS,为啥后者输出能达到Vdd,而前者只能达到Vb-VTHN,采用哪种管子对大信号摆幅方面有何影响.

不过grusher扎实的理论功底还是蛮让我佩服的,你是学生么还是已经上班了
回复 支持 反对

使用道具 举报

 楼主| 发表于 2010-3-24 13:54:14 | 显示全部楼层
本帖最后由 shadow_cuk 于 2010-3-24 13:58 编辑

13# yeoks99

由于输入为0,输入管完全关闭,我认为应当不存在亚阈值电流的情况,输出端之所以存在电位我认为是电源通过负载管向输出管与地之间的寄生电容充电所导致的
回复 支持 反对

使用道具 举报

发表于 2010-3-24 20:29:40 | 显示全部楼层
其实就是单管传输门传输高电平和低电平时的问题嘛!
回复 支持 反对

使用道具 举报

发表于 2010-3-24 20:47:44 | 显示全部楼层


   
If the lower NMOs is off and there is no output current at the Vo, there is no drain current at the upper transistor.
First one: if there is no drain currrent, the Vgs =0V, therefore, the Vo = Vb-Vgs ...
yeoks99 发表于 2010-3-24 09:42

看来你不服气,我得给你上上课,当lower NMOS 的vgs=0,id并不是=0,而是有一个极少的漏电流,pA级,使图1的upper transistor工作在亚阀值区,它的vgs大于0而少于vth,所以V0稍微大于Vb-vth,但不会等于Vb甚至超过Vb,同理图2也是如此。
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-18 05:34 , Processed in 0.016831 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表