在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2328|回复: 2

做过MD5算法FPGA实现的大俠请看过来.

[复制链接]
发表于 2004-9-3 14:15:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
目标器件: XILINX VII 6000 -6 FPGA
要    求: 1) 系统时钟频率要求大于100MHZ;
          2) 循环叠代64次处理以使面积最小;
          3) 64个周期左右完成一次512bit数据的处理;
我采用两级32位CSA + 一个32位CLA结构实现四个32bit数A,T,X 和Function值相加(延迟是约7.2nS:两级异或门的延迟(1级约1.5nS)+32bitCLA的延迟(约4.2nS)),然后将结果循环左移S位(32bit桶型移位寄存器,延迟约4.3nS),最后再和32位数B相加(延迟约4.2nS),这样一来,总延迟为7.2+4.3+4.2=15.7nS,约65MHz,无论如何优化也达不到100MHz,看来必须对算法进行优化,请问有何高招?
发表于 2004-9-6 15:56:45 | 显示全部楼层

做过MD5算法FPGA实现的大俠请看过来.

用fpga来实现md5做到2,300百兆很容易。
发表于 2004-9-6 17:58:09 | 显示全部楼层

做过MD5算法FPGA实现的大俠请看过来.

流水线
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-17 16:17 , Processed in 0.020019 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表