|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 einsamkeittt 于 2009-10-11 15:37 编辑
这里用的是ip核是endpoint block plus for PCI Express v1.6
pcie ip core生成之后 写了调用文件
module a_x1(
pci_exp_txp,
pci_exp_txn,
pci_exp_rxp,
pci_exp_rxn,
sys_clk_p,
sys_clk_n,
sys_reset_n
);
output [(1 - 1):0] pci_exp_txp;
output [(1 - 1):0] pci_exp_txn;
input [(1 - 1):0] pci_exp_rxp;
input [(1 - 1):0] pci_exp_rxn;
input sys_clk_p;
input sys_clk_n;
input sys_reset_n;
a a1(
.pci_exp_txp(pci_exp_txp),
.pci_exp_txn(pci_exp_txp),
.pci_exp_rxp(pci_exp_txp),
.pci_exp_rxn(pci_exp_txp),
.sys_clk_p(pci_exp_txp),
.sys_clk_n(pci_exp_txp),
.sys_reset_n(pci_exp_txp)
);
endmodule
编写test_fixture文件后 仿真结果不对
输出仍然是高阻态 就是说ip核没有工作
问题在哪呢?
请教 |
|