在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
楼主: icdane

请教: systematic input offset voltage

[复制链接]
发表于 2010-6-8 17:39:39 | 显示全部楼层
thank you !
回复 支持 反对

使用道具 举报

发表于 2010-7-8 11:51:37 | 显示全部楼层
谢谢分享~
回复 支持 反对

使用道具 举报

发表于 2010-7-23 10:24:13 | 显示全部楼层
thanks for this sharing~
回复 支持 反对

使用道具 举报

发表于 2010-12-8 10:26:08 | 显示全部楼层
谢谢分享。。。。
回复 支持 反对

使用道具 举报

发表于 2010-12-8 10:29:28 | 显示全部楼层
吃金币不吐骨头。。。
回复 支持 反对

使用道具 举报

发表于 2011-1-31 11:36:23 | 显示全部楼层
回复 1# icdane


    xue xi zhong
回复 支持 反对

使用道具 举报

发表于 2011-4-16 12:19:38 | 显示全部楼层
感谢楼主分享!
回复 支持 反对

使用道具 举报

发表于 2011-4-16 23:52:21 | 显示全部楼层
楼主可以看看拉扎维第13章的内容
回复 支持 反对

使用道具 举报

发表于 2011-8-9 14:32:46 | 显示全部楼层
thanks for this sharing~
回复 支持 反对

使用道具 举报

发表于 2011-8-9 15:49:30 | 显示全部楼层
hi_china59前辈的解释很值得细细理解思考!
我认为,失调还是由于器件尺寸的不匹配导致的!另外加上我们设计的电路一般都有很大的增益,微小的尺寸不一致,都会被大的增益放大,导致系统输出的失调,静态工作点的漂移!
至于为什么BJT的失调要远远小于MOSFET的,可能与器件的制造工艺有很大的关系吧!
请教高手解释!
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-12 07:32 , Processed in 0.015913 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表