在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: super_gu

关于LDO输出电容的问题

[复制链接]
发表于 2023-3-12 16:19:49 | 显示全部楼层


海阔天空——飞 发表于 2023-3-10 11:11
你好。我现在就遇到这样一个问题。LDO是capless的,但是测试时负载端加入了uF级别电容,测试的电压比没有 ...


外部加了uF大电容后通常会变为主极点在外部,或者与原内部主极点接近,一般内部主极点的情况是用cascode结构产生大电阻,再加密勒补偿结构电容形成的,有可能会与外部加了大电容的极点接近。外部加了大电容后,如果交流稳定性没有问题,那么DC工作点或者稳态输出电压应该不会变化,除非交流不稳定了,可以尝试把外部电容逐渐减小到几百nF、几十nF、几nF或继续加更大来调试一下,看看输出有否变化。
发表于 2023-3-17 11:06:06 | 显示全部楼层


sea11038 发表于 2023-3-12 16:19
外部加了uF大电容后通常会变为主极点在外部,或者与原内部主极点接近,一般内部主极点的情况是用cascode ...


在外挂1uF的情况下,电路仿真,系统虽然相位裕度只有20°左右,但还是稳定的。况且我这时我只是通过testpad测量电压,芯片内部有一个300K的时钟挂在这个LDO的输出电压上,此时测得的电压会偏高。这是不是因为这个300K时钟引入了交流变量,导致了输出电压的不准?  我试过根据不同延迟采样LDO输出电压,几乎是同一个值。  您的解答还是没有解释为什么LDO输出电压测量值和不外挂电容测得值不同。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-15 02:03 , Processed in 0.013028 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表