在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4454|回复: 3

在Quartus 6.0版本里,怎么设置从同一个PLL 里出来的时钟为不相关时钟?

[复制链接]
发表于 2009-3-27 18:18:29 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教各位:在Quartus 6.0版本里,怎么设置从同一个PLL 里出来的时钟为不相关时钟?
比如:用一个个PLL,分别生成了100M,50M,25M的,希望在时序约束的时候,这几个时钟不相关,求教怎么设置?
发表于 2009-3-29 17:46:04 | 显示全部楼层
不相关什么意思,相位关系随机?
发表于 2009-3-29 17:53:04 | 显示全部楼层
能把问题说清楚点吗
 楼主| 发表于 2009-3-29 18:36:27 | 显示全部楼层

关于问题

所谓的不相关,就是希望在时序分析的时候,忽略掉两个不同时钟之间的路劲。 比如同一个模块,用了两个时钟做切换, 一个快时钟,和一个慢时钟,当工作在需要快的时候,用快时钟,而工作在慢的时候用慢时钟,但是时序分析的时候,会把这两个时钟一起做分析,就导致出来时序不满足情况。所以,希望找到办法,能把这两个时钟设置为不相关,这样就可以进行屏蔽掉。 在《Altera FPGA/CPLD 设计(基础篇)》里提到设置为 abosulte 时钟,那是在Quartus 5.0里可以做到,但是在Quartus 6.0里没有找到这个设置, Assignment 里都没有这个选项,所以求教各位,怎么解决这个问题的? 谢谢!


补充一点: 这两个时钟是由同一个锁相环PLL 产生的不同频率的时钟。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 20:24 , Processed in 0.016761 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表