在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3598|回复: 3

[求助]关于用CPLD实现延时(续3)

[复制链接]
发表于 2003-11-11 16:42:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有8套同样的电路。共计24个与门,40个非门,16个RS触发器,其中,8个输入信号需要延迟300us之后再响应,16个信号(内部逻辑产生的信号)只有当它们是高电平时才需要延时4us时之后再响应。
300us精度不要求,只要有个大概的值就可以了。4us精度只要在3.9到4.1之间就可以了,稍微放宽一点也行。
我原先的电路是用RC网络实现延迟的,这样一来,需要用到104个I/O和32个RC网络,光RC网络以及续流二极管就有96个元件,就算用贴片也得一大块。
还有斑竹所说的RS触发器占的资源很大么,那我要用到16个RS触发器,是不是要选很大的资源了?
谢谢斑竹们不吝赐教:)
5_665.jpg
发表于 2003-11-11 22:26:27 | 显示全部楼层

[求助]关于用CPLD实现延时(续3)

我说的不是RS触发器,而是用来做计数和暂存数据的D触发器可能资源会比较紧张。
你要每一路的触发器数目减少(品均每路最好不要多于4个),就必须把分频器出来的频率做更低,这样也就是你的精度不能要求太高了。
发表于 2007-5-12 15:55:00 | 显示全部楼层
感觉有用,谢谢。
发表于 2007-5-13 10:45:10 | 显示全部楼层
在什么情况下需要自己做延时呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-27 14:52 , Processed in 0.121047 second(s), 12 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表