在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: shmilyjx

CMOS石英晶振最优起振条件分析与电路设计

[复制链接]
发表于 2008-9-23 16:17:25 | 显示全部楼层
大家用什么软件仿真?
发表于 2008-10-7 22:43:33 | 显示全部楼层
不知道晶振模型里的等效电感是怎么算出来的

datasheet里一般只有电容和电阻
发表于 2008-10-8 11:35:45 | 显示全部楼层
下来看看先!
发表于 2008-10-8 13:03:55 | 显示全部楼层
确凿!!!
发表于 2008-10-14 10:59:43 | 显示全部楼层
好东西啊,正好在做这个。。。
发表于 2008-10-17 11:26:20 | 显示全部楼层
xuexixuexi
发表于 2008-10-21 17:36:11 | 显示全部楼层


原帖由 buckaroo 于 2008-5-5 18:08 发表
very good!
有个意见:那个反馈电阻不是一定得几M几M的,而是视crystal的感生电阻而定。另外增益过大不起振是个表象,我想应该是另外一个相位=0的点增益也大于0dB了,所以不起振。但是我没想明白这种情况下应该是两 ...



我记得在南开某人的paper上看见过说gm不能过大,但是tsmc的Crystal OSC的设计指南里面没有这一项,我们也没有遇见过gm太大不起振的情况
发表于 2008-10-21 21:02:30 | 显示全部楼层
谢谢 分享!
发表于 2008-10-24 11:05:20 | 显示全部楼层
duoxielouzhu
发表于 2008-11-5 18:59:05 | 显示全部楼层
thanks
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 02:39 , Processed in 0.029301 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表