在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: shmilyjx

CMOS石英晶振最优起振条件分析与电路设计

[复制链接]
发表于 2008-5-23 13:58:54 | 显示全部楼层
学习一下下。
发表于 2008-5-30 11:19:02 | 显示全部楼层
学习一下,最近在study石英振荡器,我们的不起振,非要碰一下管脚~~
发表于 2008-5-30 12:40:15 | 显示全部楼层
个人观点,crystal oscillator起振并非很困难的事。
1. feedback resistor选取,要小心,一般不可过小,当然要考虑面积(on chip),需要用谐波振荡的更要仔细。
2. 关于起振,Gain/Phase满足,要feedback resistor在路仿真。
3. 仿真起振,实际不振,有一种可能是仿真的crystal model太理想了。
发表于 2008-6-3 00:00:21 | 显示全部楼层
这个东东还是有点难度
发表于 2008-7-14 04:41:10 | 显示全部楼层
感兴趣!
发表于 2008-7-14 11:21:03 | 显示全部楼层
怎么simulation
发表于 2008-7-15 20:15:27 | 显示全部楼层
做过,下来借鉴下,谢了....
发表于 2008-7-15 21:19:31 | 显示全部楼层
Bipolar and MOS Analog Integrated Circuit Design

这本书对石英晶振,RC振荡器等说得比较好
发表于 2008-7-18 15:20:32 | 显示全部楼层
我做的石英晶体振荡器,一个数模混合芯片内部用的,一次流片搞定,非常容易起振,
经验就是我仿真时把石英模型条件设置得很恶劣,不过我流片的不是那种低功耗的那种。
低功耗的正在做呢!呵呵
发表于 2008-7-24 15:32:14 | 显示全部楼层
正在做低功耗起振电路,希望能得到帮助。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 03:02 , Processed in 0.020939 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表