在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: ytx207

FPGA控制DDR SDRAM

[复制链接]
发表于 2008-12-18 12:42:26 | 显示全部楼层

一些建议

如果读写时序不是很紧张, 用IPcore是很好的选择。
如果多谢时序紧张,需要自己设计时序,
发表于 2008-12-18 12:53:54 | 显示全部楼层
用xilinx 的MIG帮你产生一个DDR控制器,然后再在上面改.
发表于 2008-12-18 13:16:06 | 显示全部楼层
我写多SDRAM,和DDR SDRAM的代码,还是自己写下比较好,用MIG太复杂了,自己都看不懂
发表于 2010-9-7 21:23:52 | 显示全部楼层
学习下
发表于 2010-9-9 09:49:14 | 显示全部楼层
学习。。。
发表于 2010-9-29 12:43:35 | 显示全部楼层
多谢楼主分享
发表于 2010-10-11 13:38:31 | 显示全部楼层
学习学习
发表于 2010-10-11 16:03:20 | 显示全部楼层
先搞清楚DDR SDRAM的控制原理,前面各位大侠说得很清楚
发表于 2010-11-14 09:03:13 | 显示全部楼层
看datasheet,说得非常明白!!!
发表于 2010-11-15 11:31:56 | 显示全部楼层
谢谢楼主的资料!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 22:51 , Processed in 0.021823 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表