在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2541|回复: 2

有关偏移约束的几个问题

[复制链接]
发表于 2004-12-30 11:48:04 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
1、偏移约束用于IPAD到FFS或FFS到OPAD,这个IPAD是指input PAD么,同时PAD在这里是指“管脚”的意思么
2、PAD to PAD是管脚到管脚的意思么,同时请问这个“管脚”是指FPGA本身的管脚,还是指设计是生成模块的管脚呢
3、偏移约束只用于与PAD相连的信号,不能用于内部信号,这个内部信号是指FPGA内部的信号么,是不是偏移约束只能用于与外部器件与FPGA管脚的相连的约束呢
发表于 2005-7-23 15:17:27 | 显示全部楼层

有关偏移约束的几个问题

你说的是Xilinx的约束吧?
PAD to PAD 相当于 set_max_delay, set_min_delay, 是用来约束Comb path的.
发表于 2005-7-24 19:41:31 | 显示全部楼层

有关偏移约束的几个问题

1。PAD 管教,是说FPGA外部的管教,连接到PCB的,可以用示波器看波形的。
2。同上。
3。偏移约束,是相当于FPGA的外部工作条件,而内部组件的工作条件不需要指定,软件会自己从库里便寻找。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-12 16:28 , Processed in 0.016683 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表