在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2708|回复: 5

仿真时钟频率和综合结果不符

[复制链接]
发表于 2009-7-5 11:27:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家好,我在编verilog时经常出现这种情况:

  ISE综合报告结果说我的最高工作频率是200MHZ(举个例子)

  然后我在时序约束进行时钟约束,结果也符合约束。

问题来了,我在用modelsim仿真时给设计输入200MHZ的时钟,结果会有一些setup或hold错误,

这是啥原因?好像问题是在输入管脚到第一级的寄存器这块?是因为管脚到寄存器时延很大?还是管脚的输入频率限制?请高人指点?

[ 本帖最后由 Sunmoon007 于 2009-7-5 11:50 编辑 ]
发表于 2009-7-5 18:14:19 | 显示全部楼层
io pad的delay也是可以约束的。我不知道你的仿真violation到底是处在什么地方?是io级还是内部逻辑时序?是单时钟还是多时钟?
发表于 2009-7-6 11:26:48 | 显示全部楼层
在综合的时候指定使用IO中的寄存器
发表于 2009-7-6 20:21:00 | 显示全部楼层
看一看..........
发表于 2009-7-8 14:10:57 | 显示全部楼层

IO是关要的地方

IO是外部信号输放调整的一个地方,是芯片功能仿真到板级仿真的一个过渡.
发表于 2009-7-10 14:55:09 | 显示全部楼层
你用的芯片是啥型号?速度级是多少?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 03:04 , Processed in 0.017622 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表