在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3641|回复: 2

[求助] 关于uart原型验证的疑问

[复制链接]
发表于 2013-7-4 07:46:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教下版主,为何要将FPGA的clock分频成25M作为uart模块的主频率,我觉得pll不需要啊,uart里面直接进行了counter
分频,求指导。

另外,有几个人在论坛发了垃圾贴,求删除并举报,净化论坛环境。
发表于 2013-7-4 09:06:20 | 显示全部楼层
这个分为25MHz是因为软核需要这个时钟频率,纯粹uart不需要,只需要简单的近似分频即可。
 楼主| 发表于 2013-7-4 19:31:05 | 显示全部楼层
回复 2# free-arm

ok,原型验证已经通过了,多谢版主抽空答复啊。呵呵
不过我用的是自己的串口工具,hex手动发送,用书上的迷你终端键盘输入
没有任何反应,不知道是不是设置问题,不管了,继续学习后续章节了。
这本书的测试仿真十分精彩。让我对仿真有了新的见解。
感谢版主的好书。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-26 12:33 , Processed in 0.017554 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表